吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高頻高速PCB設(shè)計(jì)可能遇到怎樣的問題

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-04-18 10:08 ? 次閱讀

當(dāng)前,高頻、高速PCB設(shè)計(jì)已經(jīng)成為了主流,每個PCB Layout工程師都應(yīng)該熟練掌握。接下來,板兒妹和大家分享硬件大牛們在高頻高速PCB電路中的一些設(shè)計(jì)經(jīng)驗(yàn),希望對大家有所幫助。

1、如何避免高頻干擾?

避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串?dāng)_(Crosstalk)??捎美蟾咚傩盘柡?a href="http://www.solar-ruike.com.cn/analog/" target="_blank">模擬信號之間的距離,或加ground guard/shunt traces 在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。

2、在高速PCB設(shè)計(jì)原理圖設(shè)計(jì)時,如何考慮阻抗匹配問題?

在設(shè)計(jì)高速PCB 電路時,阻抗匹配是設(shè)計(jì)的要素之一。而阻抗值跟走線方式有絕對的關(guān)系,例如是走在表面層(microstrip)或內(nèi)層(stripline/double stripline),與參考層(電源層或地層)的距離,走線寬度,PCB材質(zhì)等均會影響走線的特性阻抗值。也就是說要在布線后才能確定阻抗值。一般仿真軟件會因線路模型或所使用的數(shù)學(xué)算法的限制而無法考慮到一些阻抗不連續(xù)的布線情況,這時候在原理圖上只能預(yù)留一些terminators(端接),如串聯(lián)電阻等,來緩和走線阻抗不連續(xù)的效應(yīng)。真正根本解決問題的方法還是布線時盡量注意避免阻抗不連續(xù)的發(fā)生。

3、在高速PCB設(shè)計(jì)時,設(shè)計(jì)者應(yīng)該從那些方面去考慮EMC、EMI 的規(guī)則呢?

一般EMI/EMC 設(shè)計(jì)時需要同時考慮輻射(radiated)與傳導(dǎo)(conducted)兩個方面。前者歸屬于頻率較高的部分(》30MHz)后者則是較低頻的部分(《30MHz)。所以不能只注意高頻而忽略低頻的部分。一個好的EMI/EMC 設(shè)計(jì)必須一開始布局時就要考慮到器件的位置,PCB 疊層的安排,重要聯(lián)機(jī)的走法,器件的選擇等,如果這些沒有事前有較佳的安排,事后解決則會事倍功半,增加成本。 例如時鐘產(chǎn)生器的位置盡量不要靠近對外的連接器,高速信號盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射,器件所推的信號之斜率(slew rate)盡量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時注意其頻率響應(yīng)是否符合需求以降低電源層噪聲。另外,注意高頻信號電流之回流路徑使其回路面積盡量?。ㄒ簿褪腔芈纷杩筶oop impedance 盡量?。┮詼p少輻射。還可以用分割地層的方式以控制高頻噪聲的范圍。最后,適當(dāng)?shù)倪x擇PCB 與外殼的接地點(diǎn)(chassis ground)。

4、如何選擇PCB板材?

選擇PCB 板材必須在滿足設(shè)計(jì)需求和可量產(chǎn)性及成本中間取得平衡點(diǎn)。設(shè)計(jì)需求包含電氣和機(jī)構(gòu)這兩部分。通常在設(shè)計(jì)非常高速的PCB 板子(大于GHz 的頻率)時這材質(zhì)問題會比較重要。例如,現(xiàn)在常用的FR-4 材質(zhì),在幾個GHz 的頻率時的介質(zhì)損耗(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設(shè)計(jì)的頻率是否合用。

5、如何盡可能的達(dá)到EMC 要求,又不致造成太大的成本壓力?

PCB 板上會因EMC 而增加的成本通常是因增加地層數(shù)目以增強(qiáng)屏蔽效應(yīng)及增加了ferrite bead、choke等抑制高頻諧波器件的緣故。除此之外,通常還是需搭配其它機(jī)構(gòu)上的屏蔽結(jié)構(gòu)才能使整個系統(tǒng)通過EMC的要求。以下僅就PCB 板的設(shè)計(jì)技巧提供幾個降低電路產(chǎn)生的電磁輻射效應(yīng)。

盡可能選用信號斜率(slew rate)較慢的器件,以降低信號所產(chǎn)生的高頻成分。

注意高頻器件擺放的位置,不要太靠近對外的連接器。

注意高速信號的阻抗匹配,走線層及其回流電流路徑(return current path),以減少高頻的反射與輻射。

在各器件的電源管腳放置足夠與適當(dāng)?shù)娜ヱ詈想娙菀跃徍碗娫磳雍偷貙由系脑肼?。特別注意電容的頻率響應(yīng)與溫度的特性是否符合設(shè)計(jì)所需。

對外的連接器附近的地可與地層做適當(dāng)分割,并將連接器的地就近接到chassis ground。

可適當(dāng)運(yùn)用ground guard/shunt traces 在一些特別高速的信號旁。但要注意guard/shunt traces 對走線特性阻抗的影響。

電源層比地層內(nèi)縮20H,H 為電源層與地層之間的距離。

6、2G 以上高頻PCB 設(shè)計(jì),走線,排版,應(yīng)重點(diǎn)注意哪些方面?

2G 以上高頻PCB 屬于射頻電路設(shè)計(jì),不在高速數(shù)字電路設(shè)計(jì)討論范圍內(nèi)。而 射頻電路的布局(layout)和布線(routing)應(yīng)該和原理圖一起考慮的,因?yàn)椴季植季€都會造成分布效應(yīng)。而且,射頻電路設(shè)計(jì)一些無源器件是通過參數(shù)化定義,特殊形狀銅箔實(shí)現(xiàn),因此要求EDA 工具能夠提供參數(shù)化器件,能夠編輯特殊形狀銅箔。Mentor 公司的boardstation 中有專門的RF 設(shè)計(jì)模塊,能夠滿足這些要求。而且,一般射頻設(shè)計(jì)要求有專門射頻電路分析工具,業(yè)界最著名的是agilent 的 eesoft,和Mentor 的工具有很好的接口。

7、添加測試點(diǎn)會不會影響高速信號的質(zhì)量?

會不會影響信號質(zhì)量要看加測試點(diǎn)的方式和信號到底多快而定。基本上外加的測試點(diǎn)(不用在線既有的穿孔(via or DIP pin)當(dāng)測試點(diǎn))可能加在在線或是從在線拉一小段線出來。前者相當(dāng)于是加上一個很小的電容在在線,后者則是多了一段分支。這兩個情況都會對高速信號多多少少會有點(diǎn)影響,影響的程度就跟信號的頻率速度和信號緣變化率(edge rate)有關(guān)。影響大小可透過仿真得知。原則上測試點(diǎn)越小越好(當(dāng)然還要滿足測試機(jī)具的要求)分支越短越好。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4326

    文章

    23161

    瀏覽量

    399974
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43178
收藏 人收藏

    評論

    相關(guān)推薦

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計(jì)中什么是高速信號?PCB設(shè)計(jì)中為什么高頻會出現(xiàn)信號失真。在電子設(shè)備制造中,高速信號的處理成為
    的頭像 發(fā)表于 12-30 09:41 ?231次閱讀

    高速PCB設(shè)計(jì)EMI防控手冊:九大關(guān)鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速PCB設(shè)計(jì)EMI九大關(guān)鍵規(guī)則。隨著電子產(chǎn)品信號上升沿時間的縮短和信號頻率的提高,電磁干擾(EMI)問題越來越受到
    的頭像 發(fā)表于 12-24 10:08 ?167次閱讀

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險(xiǎn),這種問題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?935次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>指南

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    PCB線路板高頻板與高速板的區(qū)別

    PCB線路板是電子產(chǎn)品中不可或缺的重要組成部分,不同的應(yīng)用場景需要不同類型的PCB線路板。高頻板和高速板是兩種特殊的PCB線路板,它們各自具
    的頭像 發(fā)表于 10-09 17:23 ?1105次閱讀
    <b class='flag-5'>PCB</b>線路板<b class='flag-5'>高頻</b>板與<b class='flag-5'>高速</b>板的區(qū)別

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?598次閱讀

    初學(xué)者必看:破解PCB設(shè)計(jì)常見錯誤!

    的嚴(yán)格,我們需要關(guān)注PCB和互連的最復(fù)雜的細(xì)節(jié)。如果我們粗心大意,我們就有可能面臨信號完整性差和電磁兼容性差的風(fēng)險(xiǎn)。在過去的幾年里,我們遇到了相當(dāng)多的其他PCB設(shè)
    的頭像 發(fā)表于 06-21 18:22 ?1649次閱讀
    初學(xué)者必看:破解<b class='flag-5'>PCB設(shè)計(jì)</b>常見錯誤!

    PCB設(shè)計(jì)的EMC有哪些注意事項(xiàng)

    一站式PCBA智造廠家今天為大家講講PCB layout的EMC設(shè)計(jì)應(yīng)該注意哪些? PCB設(shè)計(jì) emc注意事項(xiàng)。按照PCB設(shè)計(jì)流程,一個產(chǎn)品Layout完成之后,需要進(jìn)入嚴(yán)格的評審環(huán)節(jié),所設(shè)計(jì)的產(chǎn)品
    的頭像 發(fā)表于 06-12 09:49 ?680次閱讀

    高速pcb與普通pcb的區(qū)別是什么

    的區(qū)別,包括設(shè)計(jì)原則、材料選擇、制造工藝和性能特點(diǎn)等方面。 一、設(shè)計(jì)原則 1. 信號完整性(Signal Integrity,SI):高速PCB設(shè)計(jì)需要關(guān)注信號完整性,以確保信號在傳輸過程中的穩(wěn)定性
    的頭像 發(fā)表于 06-10 17:34 ?1997次閱讀

    高速pcb的定義是什么

    高速pcb的定義是什么 高速PCB(Printed Circuit Board,印刷電路板)是指在高速信號傳輸、
    的頭像 發(fā)表于 06-10 17:31 ?1746次閱讀

    如何應(yīng)對PCB設(shè)計(jì)中信號線的跨分割呢?

    PCB設(shè)計(jì)過程中經(jīng)常會遇到高多層、高密度的設(shè)計(jì),那么這種情況下就難免出現(xiàn)跨分割的情況
    的頭像 發(fā)表于 05-27 09:34 ?1160次閱讀
    如何應(yīng)對<b class='flag-5'>PCB設(shè)計(jì)</b>中信號線的跨分割呢?

    PCB設(shè)計(jì)中的常見問題有哪些?

    板)設(shè)計(jì)是一個至關(guān)重要的環(huán)節(jié)。一個優(yōu)秀的PCB設(shè)計(jì)不僅能夠保證電子產(chǎn)品的穩(wěn)定運(yùn)行,還能提高產(chǎn)品的外觀和性能。然而,很多設(shè)計(jì)師在PCB設(shè)計(jì)中會遇到一些常見的問題,這些問題可能會導(dǎo)致設(shè)計(jì)延
    的頭像 發(fā)表于 05-23 09:13 ?982次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的常見問題有哪些?

    多層pcb設(shè)計(jì)如何過孔的原理

    一站式PCBA智造廠家今天為大家講講如何實(shí)現(xiàn)多層PCB的過孔?多層pcb設(shè)計(jì)過孔的方法。在現(xiàn)代電子行業(yè)中,多層PCB設(shè)計(jì)已經(jīng)成為常見且重要的技術(shù)。多層PCB不僅可以提供更高的電路密度,
    的頭像 發(fā)表于 04-15 11:14 ?1077次閱讀

    PCB設(shè)計(jì)中會遇到的八種阻抗計(jì)算模型

    電子發(fā)燒友網(wǎng)站提供《PCB設(shè)計(jì)中會遇到的八種阻抗計(jì)算模型.docx》資料免費(fèi)下載
    發(fā)表于 03-07 14:20 ?1次下載

    高頻高密度PCB布局設(shè)計(jì)注意事項(xiàng)

    清寶PCB抄板今天為大家講講PCB設(shè)計(jì)高頻電路板布線要注意什么?高頻電路PCB布局設(shè)計(jì)的注意事項(xiàng)??茖W(xué)技術(shù)的
    的頭像 發(fā)表于 03-04 14:01 ?517次閱讀
    百家乐官网出老千视频| 网络百家乐官网公式打法| 百家乐投法| 名门国际娱乐| 百家乐博娱乐赌百家乐的玩法技巧和规则| 百家乐官网看盘技巧| 娱乐场游戏| 肯博百家乐现金网| 盈丰| 百家乐网上真钱娱乐场开户注册 | 云顶国际平台| 新全讯网网址g5vvv| 百家乐官网现金网信誉排名| 攀枝花市| 碧桂园太阳城户型图| 百家乐赌博平台| 博彩百家乐官网五2013124预测 | 注册送现金| 大发888在线扑| 华人百家乐博彩论| 百家乐正网包杀| 新濠百家乐官网的玩法技巧和规则 | 二八杠认牌绝技| 专业的百家乐玩家| 百家乐太阳城娱乐城| 大西洋百家乐官网的玩法技巧和规则 | 德州扑克吧| 威尼斯人娱乐城--老品牌值得您信赖| 百家乐太阳城娱乐城| 百家乐洗码全讯网| 优惠搏百家乐官网的玩法技巧和规则 | 百家乐博乐城| 百家乐翻天粤语版| 沙龙百家乐怎申请| 百家乐官网平台注册| 真人百家乐官网免费送钱| 百家乐官网赚水方法| 真人百家乐官网赌场娱乐网规则| 最好的棋牌游戏平台| 开户娱乐城送20彩金| 云鼎娱乐城怎么存钱|